代码编织梦想

        作为学习FPGA的小白一枚,总是在看论文的时候发现大牛们的内容中包含逻辑设计图也就是门电路的截图,而我自己在学习的时候看正点原子或者野火视频的时候没有发现这一部分(也有可能有,但我没全部看完系列视频,所以也就没发现),就上网搜索了这一部分内容,打算写篇小内容记录下来,主要是担心自己遗忘,有需要的同学也可以看看我这篇内容哦~

        首先,根据我要做的东西,在老师的论文中找到了需要设计的门电路图。

 接下来是对在Quartus II 13.1软件内的操作步骤进行记录。

1.在新建完工程之后点击File->new->Design Files->Block Diagram/Schematic File

 2.进入以下界面。

3.点击左上角Symbol Tool,点击primitives->logic->and2,这里我是以与门进行举例,需要什么器件就选择什么,选定之后点击OK,然后点击鼠标放置到界面内就可以了。

         友情提示:Orthogonal Node Tool导线,引脚名称可通过双击进行修改。

        最终我的逻辑设计图就搭建完成了~

 

 

版权声明:本文为博主原创文章,遵循 CC 4.0 BY-SA 版权协议,转载请附上原文出处链接和本声明。
本文链接:https://blog.csdn.net/weixin_62773931/article/details/127170702

QuartusII13.1 原理图编辑与仿真(半加器为例)-爱代码爱编程

QuartusII13.1 原理图编辑与仿真 上次写了一个用Verilog语言完成的半加器,这次就用原理图的方法做一个吧。 还是先新建一个文件夹: 打开QuartusII,新建一个工程(也可以在file->new project wizard里新建): 点击“Next” 选择我们刚才新建的文件夹并加上工程名称和项目名称: 点击“Next”,为文件

安装Quartus-II的数字电路的仿真与验证-爱代码爱编程

(1) 在 Quartus-II 中自己用门电路设计一个D触发器,并进行仿真,时序波形验证; 参考附件1“Quartus-II输入原理图及仿真步骤.docx”; (2)在 Quartus-II 中直接调用一个D触发器电路,进行仿真,时序波形验证,与2做比较。 这目录 一.Quartus-II 13 和Modelsim的安装二.什么是D触

Quartus实现D触发器及时序仿真-爱代码爱编程

目录 一、D触发器的简介二、 Quartus-II设计D触发器并验证三、Quartus-II调用D触发器并验证 一、D触发器的简介 D触发器是一个具有记忆功能的,具有两个稳定状态的信息存储器件,是构成多种时序电路的最基本逻辑单元,也是数字逻辑电路中一种重要的单元电路。因此,D触发器在数字系统和计算机中有着广泛的应用。触发器具有两个稳定状态,即

Quartus-ll 采用三种方法实现 D 触发器功能仿真及时序波形仿真详细步骤-爱代码爱编程

目录 一、D触发器简介二、创建D触发器原理图并仿真2.1 新建工程2.2 创建原理图文件2.3 编译原理图文件2.4 创建 VWF 文件2.5 波形仿真三、调用D触发器并仿真3.1 新建工程3.2 创建原理图文件3.3 编译原理图文件3.4 创建 VWF 文件3.5 波形仿真四、用Verilog语言实现D触发器并仿真4.1 新建工程4.2 编写Ve

【嵌入式】Quartus-II实现D触发器-爱代码爱编程

目录 一、实验准备二、什么是D触发器三、Quartus-II设计D触发器1、创建工程2、创建波形文件3、编译原理图文件4、创建 VWF 文件5、波形仿真四、Quartus-II调用D触发器1、创建工程2、创建波形文件3、编译原理图文件4、创建VWF文件5、波形仿真五、参考 一、实验准备 实验目的 1.在 Quartus-II 中自己用

Quartus II 实现D触发器及时序仿真-爱代码爱编程

目录 一、D触发器简介(一)D触发器概念:(二)D触发器的结构(三)D触发器波形图二、输入原理图及时序仿真(一)创建工程(二)创建框图文件(三)编译(四)创建波形文件三、调用D触发器及时序仿真(一)创建工程(二)创建框图文件(三)编译(四)创建波形文件四、用`Verilog`语言实现D触发器及时序仿真(一)新建工程(二)编写`Verilog`文件(

Quartus II实现D触发器及时序仿真-爱代码爱编程

目录 一、软件准备二、认识D触发器三、创建D触发器原理图并仿真1.创建工程2.新建原理图文件3.编译4.仿真波形图四、调用D触发器并仿真1.创建工程2.新建原理图文件3.编译4.仿真波形图五、用Verilog语言实现D触发器及时序仿真1.创建工程2.新建Verilog HDL 文件3.编译4.仿真波形图六、总结参考资料 一、软件准备 Quar

【无标题】-爱代码爱编程

数字电路基础与Quartus-II入门 嵌入式系统应用第二周作业 复习数字电路基础知识;安装Quartus-II软件和Modsim仿真软件,进行数字电路的仿真与验证。 1. 安装Quartus-II 13 和Modelsim。 可参考: Quartus II 13.1的安装及使用 Modelsim的安装及使用 原子哥教学视频: 【正点原子】

Quartus-II13.1实现D触发器及时序仿真-爱代码爱编程

一、D触发器 D触发器是一个具有记忆功能的,具有两个稳定状态的信息存储器件,是构成多种时序电路的最基本逻辑单元,也是数字逻辑电路中一种重要的单元电路。  D触发器应用很广,可用做数字信号的寄存,移位寄存,分频和波形发生器等等。 二、门电路设计D触发器并进行仿真验证 1、新建工程 点击file->New Project Wizard  

Quartus-II入门-爱代码爱编程

一.实验准备 Quartus ||安装参考:Quartus II 13.1的安装及使用 Modelsim安装参考:Modelsim SE版本的安装及使用方法 二.D触发器 D触发器是一个具有记忆功能的,具有两个稳定状态的信息存储器件,是构成多种时序电路的最基本逻辑单元,也是数字逻辑电路中一种重要的单元电路。 因此,D触发器在数字系统和计算机

【Quartus II】VHDL组合逻辑-时序逻辑练习-爱代码爱编程

文章目录 一.在Quartus II中用原理图输入法设计4位加法器1.打开1位全加器项目文件2.新建4位全加器原理图文件3.新建波形文件4.引脚绑定及测试二.应用QuartusII 完成基本组合电路设计①利用QuartusⅡ完成2选1多路选择器1.新建工程2.创建VHDL文件3.编译4.功能仿真5.查看RTL电路和门电路6.硬件测试②双2选1多路选

Quartus II :1位全加器设计-爱代码爱编程

目录 一、半加器与1位全加器1. 半加器2. 1位全加器二、Quartus II输入原理图实现1位全加器设计(一)半加器输入原理图1.新建工程2.新建原理图文件3.将设计项目设置成可调用的元件4.半加器仿真(二)全加器输入原理图1.新建原理图2.将设计项目设置成顶层文件3.将设计项目设置成可调用的元件4.全加器仿真(三)verilog 语言编写1位

数字电路基础与Quartus-II入门之——D触发器-爱代码爱编程

录 一、简说D触发器二、原理图实现D触发器及时序仿真2.1 新建项目2.2 创建原理图2.3 编译原理图2.4 创建vwm格式波形文件2.5 时序波形仿真三、调用D触发器及时序仿真3.1 新建项目3.2 创建原理图3.3 编译原理图3.4 创建vwm格式波形文件3.5 时序波形仿真四、Verilog语言写一个D触发器并仿真4.1 新建项目4.2 新